二極體電平選擇電路分析,二極體的與或邏輯閘電路怎麼分析

時間 2021-10-15 00:22:10

1樓:咆哮雷頓

用數學方法來推:反推法!(假設二極體導通後正向壓降為0,但實際是0.7v,這裡為了分析方便,把二極體當開關,即開和關)

首先,將兩隻二極體都拿掉,那麼此時,電位是不是=e啊?因為電阻上沒有電流嘛!輸出uo=e;

假設u1>u2(為了便於說明的方便假設的,你也可以假設u2>u1,但都小於e啊,不然就都不導通了):

我再把二極體一個一個的裝上去,裝上v1後(v2沒裝),是不是v1導通了啊?那麼輸出電壓肯定等於u1;

這個時候我再裝上v2,因為uo=u1,而u1>u2,那麼v2就導通了,這個時候是不是u1導通了呢?

再回過頭去看,因為u2導通,那麼此時輸出uo=u2,而u1>u2,所以在裝上v2後,v1截止了,所以輸出uo=u2.

假設我不這樣分析,(還是假設的u1>u2),我想裝上的v2,v2導通,uo=u2,再裝v1,因為u1>u2,所以v1不導通,所以還是uo=u2.

所以不管先裝哪一個二極體,都不影響推導的結果。

以後碰到這種問題時,就先把二極體都拿掉。再一個一個往上裝,算電位就出來了。

2樓:熔安電氣

你的這個問題,實際上已經講清楚了。

問題中的一段話:「……實際上若u1 < u2 ,則v1導通後將把uo限制在低電平u1上,使v2截止。……」

再講一遍:如果u1 < u2 ,則v1導通後,v1右端的電壓u0近似等於其左端(高一個pn結的壓降),即v1和v2右端的電壓被拉低到低電平u1上,因為u2>u1,使v2受到反向電壓而截止。

3樓:匿名使用者

好好讀讀原題,其實說的很詳細的。

*****

補充:看了樓上兩位五級的回答,熔安說的比較正確:二極體導通的條件是正極與負極有0.

7v以上的電壓差,也就是他說的pn結電壓,當然,一般是按照0.7v計算的,0.65v用的較少,這才是這個電路中兩個二極體互相牽制的本質原因,當u1u2時也是一樣的使v1無法導通。

初學並不可怕,只要細心,多問就好,電路沒那麼複雜……

4樓:匿名使用者

這是一個簡單的邏輯 「與門」電路

u1,u2 任意一個電壓為0,輸出為0,

u1,u2都為1,輸出才為1

樓主,你應該懷疑一下自己的能力和基礎。

這麼淺顯的問題!

關於一個mos管組成的電壓選擇電路的電路分析,請個人大俠幫忙分析一下,先謝謝啦!

5樓:匿名使用者

個人觀點。。。。。。

首先mos管是四端器件,柵源漏襯,一般源襯短接。

在積體電路製造中,nmos製作在p型襯底上,p襯上做n阱,而pmos做在n阱上的,

如果只有一個pmos管(比如左邊的電路),

那麼當控制引腳是高電平時,左邊電路導通,現在假設只有q5,電源通過q5的源端再經過溝道區到達漏端然後輸出。

也就是說,此時漏端是高電平,而漏端是p型半導體區域,襯底是n型的,這即是說漏到n阱有一條低阻通路(正向pn結,很小的電壓即可導通),一旦n阱接到什麼低電平的地方,立馬會出現大的電流,那就完蛋啦。

如果在串聯一個pmos,注意第二個pmos是反向的,現在我們從電源開始走一遍。

首先是電源,然後來到第一個pmos的襯,p+(表示重摻雜)半導體區域,然後來到第一個pmos的源,p區域,再經過第一個的柵來到第一個pmos的漏端,還是p區域。接下來來到第二個pmos『漏』(其實這種說法不對但是更易於理解),這個也是p區域,那麼第二個pmos的『漏』是不是可以和第一個的漏合併咯,都是p區域半導體嘛。再下來到第二個mos的柵再到第二個mos的『源』,然後來到第二個的襯,p+區域,而這個p+區域接的是高電位。

也就是說電荷只會在每個p區域之間交換,不會無聊的去克服勢壘到達n阱的n區域的。這樣避免了大規模漏電。也就是說輸出端只輸出高電平而不輸出大的電流。

在電路上講輸出阻抗很較大,這樣就不會影響下一級電路的設計了,這是大部分電路的理想要求哦

至於肖特基二極體,應該是用來鉗位的吧,保證輸出不會高於某個電壓值。比如鉗位電壓是1.5v,那麼選中左邊的時候,輸出是1.5v而不是3.3v

。。。。。。。只是個人這麼覺得,,,,,

6樓:匿名使用者

電路有問題吧!有哪兩個肖特基管起不到電壓選擇的作用呀

二極體的與或邏輯閘電路怎麼分析

7樓:匿名使用者

二極體與門是這樣的,你給兩個二極體的任何一個低電平『0』,則二極體導通,輸出端電壓就等於二極體壓降即0.7v,當你給兩個二極體都為高電平『1』時,則二極體截止,輸出端電壓就等於電源電壓5v。由高低電平的規定,0.

7v屬於低電平『0』,5v屬於高電平『1』。(相信高低電平的定義你會清楚)

或門跟與門原理差不多,或門是你給兩個二極體任何一個高電平『1』則輸出端電壓等於4.3v(即5-0.7),而只有兩個都為0時,輸出端才為0v,從而實現相或。

至於圖你應該有我就不畫了

8樓:匿名使用者

你把圖貼上來,否則我只能推薦你去看《數位電路基礎》

9樓:馮倫歧鶯

vb為高電平(比如3.3v),如果va1,va2都為高電平則兩個二極體不導通,箭頭端的電壓為高電平;如果va1,va2有一個為低電平,則低電平的那邊的二極體導通,箭頭端輸出低電平;va1,va2都為低,兩個二極體都導通,輸出還是低電平。即va1,va2都為高電平時輸出才為高,一個為低輸出就為低

二極體電路分析

首先可以確定d2可以導通,d2下方電壓為0v,d2上方由 15v電壓在電阻上分一部分壓後一定為一個負電壓值,或者假設d1導通,則d1上方電位為 12.7v,均可知道d2會導通,而d2導通時,壓降只有0.7v,d2上端為 0.7v,此時可知d1上端也為 0.7v,d1並沒有導通。此時uo 0.7v 氾...

二極體電路輸出波形的圖,求分析,一個二極體電路輸出波形的圖,求分析

淡淡的雅興 解題思路 首先根據電路中直流電源與交流訊號的幅值關係判斷二極體工作狀態 當二極體的截止時,uo ui 當二極體的導通時,解題過程 由已知條件可知二極體的伏安特性如圖所示,即開啟電壓uon和導通電壓均為0.7v。由於二極體d1的陰極電位為 3 v,而輸入動態電壓ui作用於d1的陽極,故只有...

齊納二極體是什麼齊納二極體的作用

小糖魚體育 齊納二極體就是通常說的穩壓二極體。1 作用 作用就是反向通電尚未擊穿前,其兩端的電壓基本保持不變。這樣,當把穩壓管接入電路以後,若由於電源電壓發生波動,或其它原因造成電路中各點電壓變動時,負載兩端的電壓將基本保持不變。2 採用的原理 穩壓二極體的伏安特性曲線的正向特性和普通二極體差不多,...